基于DDS技术的MSK调制

基于DDS技术的MSK调制

一、基于DDS技术的MSK调制(论文文献综述)

阙梦婕[1](2019)在《基于FPGA的高级数字实验系统的设计与仿真》文中提出21世纪是信息数字化迅速发展的时代,其中通信技术和电子信息技术作为核心产业,更是不断更新技术、向前推进。实验课程在培养实践型人才的过程中十分重要。传统的实验课程依赖实验箱进行教学,为了解决传统的实验箱项目固定、功能单一、通用性不高的弊端,本文设计了一种基于FPGA的高级数字电路实验系统,该系统结合了信号与系统、数字信号处理、通信原理、通信电子电路、数字电路与EDA等课程的相关实验,可以同时满足大一到大四甚至研究生的学习需要(包括验证性和设计性实验),通过FPGA在一个实验系统上同时完成多门课程的实验内容和设计,极大地节省了资源和成本,同时为更高要求的研究与设计提供了硬件条件。本文利用FPGA实现一个通用的综合实验平台,将实验软件化、数字化,便于学生理解和实践。本文使用DDS技术,实现了任意波形发生器作为实验的输入,通过DDS技术实现ASK、FSK、PSK、QPSK、MSK、QAM等调制信号的生成,完成多体制调制解调,同时在FPGA中实现信号卷积、数字滤波器等多门课程相关实验设计。本文首先介绍了课题的研究背景和涉及的实验内容,通过对实验原理的介绍,给出系统的整体设计;然后根据不同实验模块的需求进行FPGA芯片选型、外围电路配置,给出硬件设计方案;最后实现系统的FPGA设计,对系统进行仿真和测试。通过实际运行和测试,功能和技术指标均满足要求。

李蓬勃[2](2019)在《基于DDS的高速任意信号发生器设计》文中提出随着科学技术的飞速发展,许多领域对被测信号的特性提出了新的要求。研发高性能的信号发生器已成为各国竞争的热点。目前高性能的信号发生器普遍存在价格昂贵、结构复杂、后期难以维护等问题。针对这些缺陷,设计人员利用不同方式进行改进和优化。本文采用现场可编程门阵列(FPGA)技术和MATLAB软件设计了一款基于直接数字合成技术(DDS)的高速任意信号发生器。本设计依托企业实际需求对信号发生器结构、信号测量方式以及结果分析进行大量研究和实验。结果表明,该信号发生器具有高转换率、高传输速率、低延迟及可产生任意信号的特性。主要工作内容如下:(1)根据信号发生器的技术现状并结合成本因素,提出了一种利用FPGA技术和MATLAB软件相结合的实现方案。本设计采用系统时钟为100MHz,高速DAC可实现转换速率达50MSPS。该信号发生器频率分辨率为23.28mHz,使用七阶巴特沃斯滤波器截至频率为40MHz。利用5KΩ的电位器和2片145MHz带宽运算放大器,实现可调电压范围OVpp~1OVpp。可输出正弦波、方波、三角波和锯齿波等常规波形,最高频率390KHz,波形失真率小于1.5%。可输出参数可控的模拟调制波和数字调制波。(2)采用USB3.0+FPGA+DAC的硬件设计架构。USB3.0接口用于传输MATLAB产生的数据信息至FPGA硬件系统中,其最高传输速率可达5Gb/s。USB3.0控制芯片与FPGA数据传输速率可达3200Mb/s。FPGA芯片用于实现硬件驱动和数据处理功能,包括了 USB3.0通信模块、DDS模块、高速DAC驱动模块以及数据读写控制模块。(3)利用MATLAB软件产生各种信号类型并配置与FPGA的串口通信。其自带的通信工具箱函数可实现多种类型信号。(4)利用示波器观测目标信号的波形,测量信号参数。分析不同采样点下的波形失真度,判断产生信号的波形质量,确定最小采样点。本文设计的高速信号发生器具有体积小、重量轻、易于维护等优点。既可用于电子仪器测试和检修,又可作为教学仪器提供特定信号,具有较高的使用价值。

陈瑜[3](2019)在《任意波形发生器中的采样率优选算法》文中认为直接数字波形合成(Direct Digital Waveform Synthesis,DDWS)系统里含有可变时钟,能够使用不同的采样率对波形进行输出,满足了波形采样率会发生变化的场合,是任意波形发生器(Arbitrary Waveform Generator,AWG)中的关键技术。而对于DDWS技术下的AWG,其采样率的选择会影响输出波形的点数和波形产生过程中的复杂度,仅用最大采样率对波形进行发送时,其输出波形的点数不确定,当点数大于AWG的存储器上界时,不能输出完整波形。因此本论文主要对DDWS技术下的AWG的采样率选择做研究。本论文主要的研究内容如下:1.对DDWS产生波形的原理进行阐述,并振幅键控、频移键控、相移键控和正交振幅键控下的调制过程及原理进行分析。最后以正交振幅键控为例总结了不同调制方式下从基带数据产生,到最后生成已调信号的过程。2.对周期波形的抗混叠进行分析,得到了抗混叠前提下采样率的范围。然后根据采样率范围大小与波形频率的关系,使用两点之间的整数存在性定理得到采样率的数学表达式。最后定量计算在不同采样率下所需的存储深度,进行比较。3.对调制波的抗混叠进行分析,得到了抗混叠前提下采样率范围的定量表达式。分析得到调制中采样率与码元速率的通用关系。然后根据调制方式的不同,分析不同调制下采样率该满足的条件。最后给出了不同条件下采样率的最终表达式。4.对所提出的采样率选择方法的适用性及优越性进行证明。设置不同的参数产生不同波形,根据提出的方法计算得到所需的采样率。然后在计算得到的采样率下与最大采样率下同时对波形进行输出,比较波形输出过程中的计算复杂度、所需的存储深度、频谱特性及功率谱密度。仿真结果表明,使用本文方法下的采样率对周期波形进行输出时,极大地降低了波形输出过程中的软件计算复杂度和所需存储深度;在输出调制波时,使用本文下的采样率,使二进制振幅键控、相移键控、正交振幅键控、频移键控下的输出波形的频谱中谐波分量更低,提高了输出波形的质量。

夏进[4](2019)在《无人机通信抗干扰性能测试系统的设计与实现》文中研究表明无人机具有成本低廉、操作简单、机动性能好、适应能力强等优点,在社会生活的各个领域都得到了越来越广泛的运用,然而无人机的任务执行能力也面临着日益严重的电磁环境和恶意干扰带来的考验。为确保无人机在复杂环境中能保持正常通信并正确执行任务,在其开发过程中,需要有一套可靠的抗干扰性能测试系统,帮助分析和验证所设计的无人机通信数据链在不同环境和干扰样式下的抗干扰性能。本文基于半物理仿真技术,设计并实现了一套无人机通信抗干扰性能测试系统,可完成对无人机通信抗干扰性能的测试。论文的主要工作如下:首先,根据调研工作的结果,简要介绍了无人机通信信道中的传播特性和干扰理论,对路径损耗、阴影效应、多径效应和多普勒效应进行了详细的分析,并就转发干扰、噪声调制干扰、离散梳状谱干扰、宽带扫频式干扰分别进行数学分析和Matlab仿真,进而得到测试系统的单元组成及每个单元的功能需求,由此给出无人机通信抗干扰性能测试系统的总体设计方案,包括系统结构的设计、工作流程的安排。其次,基于提出的总体设计方案,分别从硬件和软件层次完成了整个测试系统的实现。硬件层次重点实现了系统中数据链信号及干扰场景单元的模拟,并给出了各部分的硬件实现结构和仿真结果。软件层次上按各个单元中功能模块的划分,依次完成了系统自检、设备校准、抗干扰性能测试环境模拟和抗干扰性能评估等功能的设计和实现。最后,根据无人机通信抗干扰性能测试系统的特点,设计一套完整的测试验证方案,分别针对信号和信道模拟功能、天线测量控制功能、抗干扰性能评估功能、系统闭环测试功能这几个关键项目给出了具体的测试流程。并结合实测结果,最终验证了本文设计的无人机通信抗干扰性能测试系统的有效性和正确性。

潘星宇[5](2018)在《航空通信中数字多模无线电台的调制技术研究》文中指出随着我国民航事业的迅猛发展,民用航空通信设备国产化比例过低的问题日益严重,昂贵的进口设备采购费和没有自主知识产权的安全隐患,严重影响了我国民航事业的健康发展。近些年来,随着国家政策的大力支持,国产民用航空通信设备厂家逐渐崛起,尤其是国产地空通信设备无论是在功能上,还是可靠性上,都相比以前有了较大的提高。然而,国产民用设备在功能技术上很难与进口设备相媲美,而且大部分还停留在模拟设备的水平。另外,大多国产民用设备还存在调制功能单一和功能改进困难缺陷,无法满足新一代的民航地空通信的需求。本文针对上述国产地空通信设备在调制功能方面存在的问题提出了一种基于数字信号处理(Digital Signal Processing,DSP)和直接数字式频率合成器(Direct Digital Synthesizer,DDS)的数字多模调制单元的设计方案,意在实现新一代民用地空通信设备所应具有的多模调制功能。通过对所需调制方式的理论研究和仿真,本文探讨了四种主要调制方式的实现方式及其难点所在,在实际的工程中,实现了该多模调制方案,并根据设备的实际结果验证了方案的可行性。本文主要工作内容可总结如下:1.根据民航新一代地空通信的业务需求,确定民航对地空通信设备的功能要求,即需要一台设备同时兼容四种调制方式,通过对这四种调制方式的理论研究和软件仿真,确定了一种通过软件切换调制方式实现多模调制设备的方案;2.硬件工作方面:根据所选方案进行器件选型,实现话音处理、ARM处理、数字调制、锁相环(Phase Locked Loop,PLL)、混频与压控增益放大器(Voltage Control Amplifier,VGA)、电源转换等电路的原理图设计、以及对应印制电路板(Printed Circuit Board,PCB)绘制;3.软件工作方面:实现了先进精简指令集处理器(Advanced RISC Machine,ARM)、DSP、DDS、模数转换器(Analog-to-Digital Converter,ADC)、数模转换器(Digital-to-Analog Converter,DAC)、VGA等芯片的驱动和应用的编写,主要包括各种通信协议、外设配置、以及最主要的数字调制功能的软件编程实现;4.调试测试工作方面:完成了印制板的焊装、软硬件调试、功能测试与指标测试,通过实测数据验证了所提方案能够满足工程设计需求。

周翔[6](2017)在《IFF应答接收机设计与实现》文中研究表明随着现代战争的日益信息化发展,现代电子信息战成为战争中的重要组成部分。IFF(敌我识别)系统已经成为了现代电子战争中的不可缺少的部分。从二十世纪开始,随着远程武器在战场中使用,对己方人员的误伤就不断的出现,各个国家开始注意到敌我识别的重要性。西方国家最开始对敌我识别进行研究,从最开始的M1、M2、M3、MC模式发展到如今的M4、M5模式。而其中M5模式是目前北约使用的最新的敌我识别系统,与前几代敌我识别系统相比,它具有更好的保密性好、作用的距离更远以及更高的识别概率等优点。本文针对西方的M5模式,对M5模式中应答接收机进行研究与设计,分别在MATLAB平台以及ISE平台进行仿真并实现,本文的研究工作主要有以下几个部分:首先,本文研究了M5模式的工作原理以及相关的工作模式,分析了M5模式下的询问信号格式以及应答信号格式,同时对询问信号以及应答信号的产生流程进行了研究。对M5模式中涉及到的基带信号算法进行研究,从RS编码到Walsh扩频,再到MSK调制解调等相关算法。RS编码以及Walsh扩频的使用,使得M5模式具有更强的容错能力以及更远的识别距离,与前一代敌我识别M4模式中PSK调制方式相比,MSK调制的方式能在相同符号率的情况下占据更小的频带,提高了频谱利用率。然后,对IFF接收机进行设计仿真。针对M5模式工作方式中MSK信号是窄脉冲的情况,根据过零检测法,提出了一种基于CORDIC算法的鉴相求频解调方法,并在matlab平台与ISE平台上仿真验证;而当敌我识别器工作在数据传输模式下,利用相干解调的方法往往能够得到更好的效果,在matlab平台上对几种相干解调的方法进行仿真和性能对比,然后在ISE平台上对平方环解调方法进行了仿真与验证。最后,在对应答接收机进行大量仿真的基础上,对电路进行设计。电路中ADC芯片采用AD9265,提供80MHz的采样率。对模拟中频信号为70MHz的MSK信号进行采样得到数字信号,再经过数字下变频之后,基于CORDIC算法的鉴相求频方法,基于FPGA的平台对基带信号处理,利用非相干解调的方法对MSK信号进行解调,在信噪比为15dB的条件下,误码率接近理论值。

刘青[7](2015)在《基于DDS的抗码间串扰滤波MSK调制器设计》文中指出提出了一种基于直接数字合成(DDS)技术的抗码间串扰滤波最小频移键位(MSK)调制器的设计及实现方案。经过仿真及实践证明,此方案可以有效提高MSK信号的频带利用率、消除因滤波带来的码间串扰,同时降低了硬件实现的复杂度并且提高了信号调制的精确度。

杨杰,杨光,孙敏,宋烨曦[8](2014)在《基于DDS和PLL技术实现的L波段高码速率(16Mb/s)最小频移键控调制源》文中研究说明介绍了一种实现MSK调制信号的方法。该方法结合了DDS和PLL技术的特点,采用二次混频方案,实现了码速率达16Mb/s的L波段(1 030MHz和1 090MHz)MSK调制信号源。对调制后的信号质量进行了测试,并通过测试结果对DDS系统时钟与FPGA系统时钟同步的重要性进行了说明。测试结果表明该信号源的EVM RMS值最大为6.7%(在1 030MHz时测得),最小仅为2.3%(在1 090MHz时测得),并且当DDS系统时钟与FPGA系统时钟同步时,其调制信号的信号质量要大大优于两者不同步时的信号质量。

邓鉴[9](2014)在《基于DDS相位修正的MSK调制系统设计与实现》文中研究表明MSK是无线通信领域中重要的数字调制方式,在微波、短波以及卫星通信中受到广泛采用。而直接数字频率合成(DDS)技术则是当前信号波形产生的主流技术。因此,基于DDS技术实现的MSK信号调制系统能够在保证信号质量的前提下,简化系统结构,具有重要的研究意义和应用价值。本文在介绍MSK调制技术的发展现状的基础上,提出一种基于DDS相位累加器地址修正的MSK调制信号生成方法;并在符合MSK调制系统功能需求的FPGA硬件平台下,首先对系统的总体构成进行规划,然后对各个部分进行逻辑设计,最终以由各个部分整合形成的MSK调制系统的全局逻辑电路为对象进行了系统的功能和性能测试。实测结果表明,该系统工作正常,满足了各项设计需求和性能指标。而基于DDS相位累加器地址修正的MSK信号生成方式,在不降低MSK调制信号的生成质量的前提下,简化了FPGA设计的结构复杂度和资源开销,具有一定的实用价值。

温海洋[10](2013)在《基于FPGA的MSK调制解调器的研制》文中研究指明在通信系统的各个组成功能模块中,调制解调这个模块都是其中最重要的信号变换环节,不管是研制调制模还是研制解调模块,都将有非常重要的实际意义。最小移频键控(MSK)是一种在无线移动通信中应用的数字调制方式,它以包络恒定或包络起伏很小和具有最小功率谱占用率两个显着优点引起了广泛的重视,它符合当今现代通信技术的发展状况和研究方向,具有很强的研究价值,并且在主瓣带宽之外功率谱旁瓣的下降也更加迅速,从而克服了一般FSK、PSK、QAM等调制方式具有相位突变而影响已调信号高频分量衰减的缺点。正是基于这种背景,本课题将研究一种MSK调制解调器。基于FPGA器件设计系统,可以缩短系统的研制周期,减少资金投入,提高其可靠性,更重要的是可以提高系统的开发效率。所以本课题提出了一种基于FPGA器件设计MSK调制解调器的方法。本文首先介绍了选题的内容和意义、国内外研究现状分析,接着阐述和分析了一个基于DSP Builder的MSK调制系统的设计原理与设计方法,讨论了系统在DSP Builder下的建模过程及基于DSP Builder的仿真分析,然后讨论了如何将DSP Builder下的MDL文件转换成VHDL文件,及在QuartusⅡ下进行时序仿真,并下载至硬件进行测试,对MSK解调器进行了简要的分析,最后对整个设计进行了总结,并指出了对未来工作的展望。另外,由于FPGA核心板是本系统的核心部分,所以本文对FPGA调制核心板的制作原理图也做了详细的说明。

二、基于DDS技术的MSK调制(论文开题报告)

(1)论文研究背景及目的

此处内容要求:

首先简单简介论文所研究问题的基本概念和背景,再而简单明了地指出论文所要研究解决的具体问题,并提出你的论文准备的观点或解决方法。

写法范例:

本文主要提出一款精简64位RISC处理器存储管理单元结构并详细分析其设计过程。在该MMU结构中,TLB采用叁个分离的TLB,TLB采用基于内容查找的相联存储器并行查找,支持粗粒度为64KB和细粒度为4KB两种页面大小,采用多级分层页表结构映射地址空间,并详细论述了四级页表转换过程,TLB结构组织等。该MMU结构将作为该处理器存储系统实现的一个重要组成部分。

(2)本文研究方法

调查法:该方法是有目的、有系统的搜集有关研究对象的具体信息。

观察法:用自己的感官和辅助工具直接观察研究对象从而得到有关信息。

实验法:通过主支变革、控制研究对象来发现与确认事物间的因果关系。

文献研究法:通过调查文献来获得资料,从而全面的、正确的了解掌握研究方法。

实证研究法:依据现有的科学理论和实践的需要提出设计。

定性分析法:对研究对象进行“质”的方面的研究,这个方法需要计算的数据较少。

定量分析法:通过具体的数字,使人们对研究对象的认识进一步精确化。

跨学科研究法:运用多学科的理论、方法和成果从整体上对某一课题进行研究。

功能分析法:这是社会科学用来分析社会现象的一种方法,从某一功能出发研究多个方面的影响。

模拟法:通过创设一个与原型相似的模型来间接研究原型某种特性的一种形容方法。

三、基于DDS技术的MSK调制(论文提纲范文)

(1)基于FPGA的高级数字实验系统的设计与仿真(论文提纲范文)

摘要
ABSTRACT
第一章 绪论
    1.1 研究的背景与意义
    1.2 课题的主要研究内容
        1.2.1 课题涉及的实验内容
        1.2.2 课题使用的关键技术
    1.3 论文的组织结构
第二章 系统整体设计
    2.1 系统概述
    2.2 实验内容的原理介绍
        2.2.1 信号与系统
        2.2.2 数字信号处理
        2.2.3 通信原理
        2.2.4 通信电子电路
    2.3 开发环境与工具
    2.4 本章小结
第三章 系统硬件设计
    3.1 硬件整体结构
    3.2 实验系统设计
    3.3 FPGA及外围电路设计
        3.3.1 FPGA核心板
        3.3.2 系统电源的硬件设计
        3.3.3 系统时钟的硬件设计
        3.3.4 JTAG接口及AS配置电路的硬件设计
        3.3.5 A/D、D/A的硬件设计
        3.3.6 显示与控制部分的硬件设计
    3.4 本章小结
第四章 系统FPGA实现
    4.1 信号与系统部分的FPGA实现
        4.1.1 波形生成器的FPGA实现
        4.1.2 信号卷积的FPGA实现
    4.2 数字信号处理部分的FPGA实现
        4.2.1 FFT算法的FPGA实现
        4.2.2 数字滤波器模块的FPGA实现
    4.3 通信原理部分的FPGA实现
        4.3.1 信号源模块的FPGA实现
        4.3.2 编译码模块的FPGA实现
        4.3.3 调制解调模块的FPGA实现
    4.4 通信电子电路部分的FPGA实现
        4.4.1 AM调制的FPGA实现
        4.4.2 AM解调的FPGA实现
    4.5 本章小结
第五章 系统测试与性能仿真
    5.1 系统测试
        5.1.1 信号源
        5.1.2 调制信号
        5.1.3 解调信号
    5.2 性能分析
        5.2.1 DDS系统的杂散性能
        5.2.2 各模块资源占用情况
    5.3 本章小结
第六章 结论与展望
参考文献
致谢
作者和导师简介
附件

(2)基于DDS的高速任意信号发生器设计(论文提纲范文)

致谢
摘要
ABSTRACT
1 引言
    1.1 研究背景及意义
    1.2 国内外研究现状
        1.2.1 信号发生器研究现状
        1.2.2 USB接口发展现状
    1.3 论文主要研究及技术指标
        1.3.1 研究目标及内容
        1.3.2 设计指标
    1.4 论文章节安排
2 系统基础理论
    2.1 直接频率合成技术概述
        2.1.1 直接频率合成技术
        2.1.2 直接频率合成技术原理和结构
        2.1.3 直接频率合成技术特点
    2.2 现场可编程门阵列技术概述
        2.2.1 现场可编程门阵列简介
        2.2.2 现场可编程门阵列原理与应用
        2.2.3 Inter FPGA开发
        2.2.4 FPGA应用
    2.3 通用串行总线概述
        2.3.1 USB3.0总线
        2.3.2 USB3.0传输要素
        2.3.3 USB3.0通信原理
        2.3.4 USB3.0技术特点及结构
    2.4 数字调制技术概述
        2.4.1 幅度键控
        2.4.2 频移键控
        2.4.3 相移键控
        2.4.4 正交振幅键控
        2.4.5 MATLAB介绍
    2.5 本章小结
3 高速信号发生器电路设计
    3.1 高速任意信号发生器架构设计
    3.2 主要功能芯片选型
        3.2.1 FPGA器件型号EP4CE22F17C8
        3.2.2 USB3.0接口芯片CYUSB3014
        3.2.3 高速D/A芯片AD9708
    3.3 系统功能模块电路
        3.3.1 FPGA单元电路设计
        3.3.2 高速D/A转换单元电路设计
        3.3.3 USB3.0控制器FX3电路设计
        3.3.4 低通滤波电路设计
        3.3.5 放大器电路设计
        3.3.6 电源供电设计
    3.4 本章小结
4 高速信号发生器FPGA逻辑设计
    4.1 USB控制逻辑电路设计
        4.1.1 SlaveFIFO控制读写逻辑
        4.1.2 同步写入异步读取RAM配置
        4.1.3 读写RAM时钟设计
    4.2 数据传输通信协议设计
    4.3 DDS逻辑电路设计
        4.3.1 地址累加器设计
        4.3.2 波形数据存储区设计
        4.3.3 RAM存储器读写时序设计
        4.3.4 DAC驱动设计
    4.4 本章小结
5 高速信号发生器软件实现
    5.1 高速信号发生器系统软件总体结构
    5.2 MATLAB波形程序设计
        5.2.1 常规信号设计
        5.2.2 数字调制实现
        5.2.3 模拟调制实现
        5.2.4 MATLAB GUI设计
    5.3 USB固件程序设计
        5.3.1 USB3.0固件开发介绍
        5.3.2 GPIF接口设计
        5.3.3 SlaveFIFO模式固件程序设计
    5.4 本章小结
6 系统测试
    6.1 系统测试平台
    6.2 设计指标检测
    6.3 本章小结
7 总结
参考文献
作者简历及攻读硕士/博士学位期间取得的研究成果
学位论文数据集

(3)任意波形发生器中的采样率优选算法(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 研究背景与意义
    1.2 国内外研究现状及发展趋势
    1.3 论文主要内容
    1.4 本论文的章节安排
第二章 任意波形合成原理
    2.1 直接数字波形合成技术
    2.2 典型数字调制原理
        2.2.1 ASK调制原理
        2.2.2 PSK调制原理
        2.2.3 QAM调制原理
        2.2.4 FSK调制原理
    2.3 周期波形产生过程中的主要技术指标及评估方法
        2.3.1 所需的存储深度
        2.3.2 波形产生过程中的复杂度
        2.3.3 输出波形重复频率的稳定度
    2.4 数字调制的主要技术指标及评估方法
        2.4.1 已调信号的功率谱密度
        2.4.2 已调信号的频谱效率
        2.4.3 调制解调器的实现复杂度
    2.5 小结
第三章 周期波形的采样率选择方法
    3.1 避免频谱混叠
    3.2 采样率选择的具体实现过程
        3.2.1 采样率为波形频率的整数倍
        3.2.2 采样率为波形频率的分数倍
    3.3 不同采样率下所需存储深度的比较
        3.3.1 最大采样率下所需的存储深度
        3.3.2 本论文提出的采样率下所需的存储深度
    3.4 小结
第四章 常用数字调制的采样率选择方法
    4.1 数字调制中采样选择应满足的条件
        4.1.1 避免频谱混叠
        4.1.2 采样率与码元速率的关系
        4.1.3 采样率与载波频率的关系
    4.2 数字调制中采样率选取的分析
        4.2.1 ASK调制中采样率的选择
        4.2.2 PSK、QAM中的采样率选择
        4.2.3 MSK中的采样率选择方法
    4.3 不同调制下的采样率表达式
        4.3.1 ASK采样率表达式
        4.3.2 PSK、QAM采样率表达式
        4.3.3 MSK采样率表达式
    4.4 小结
第五章 实验与仿真
    5.1 普通波形产生过程仿真
        5.1.1 平台的搭建
        5.1.2 参数设置
        5.1.3 有理倍采样率转换
        5.1.4 任意倍采样率转换
    5.2 调制波产生的实验与仿真
        5.2.1 2ASK调制
        5.2.2 QPSK调制
        5.2.3 16QAM调制
        5.2.4 MSK调制
    5.3 小结
第六章 总结与展望
致谢
参考文献
攻读硕士学位期间取得的成果

(4)无人机通信抗干扰性能测试系统的设计与实现(论文提纲范文)

摘要
abstract
注释表
缩略词
第一章 绪论
    1.1 课题研究背景及意义
    1.2 国内外研究现状
        1.2.1 无人机信道及干扰理论研究
        1.2.2 数据链半物理仿真系统研究现状
    1.3 论文结构和主要工作
第二章 总体方案设计
    2.1 无线通信理论
        2.1.1 无人机通信传播特性
        2.1.2 无人机通信信道建模
        2.1.3 信号调制与干扰分析
    2.2 系统方案设计
        2.2.1 功能需求
        2.2.2 方案设计
        2.2.3 系统组成
        2.2.4 工作流程
    2.3 本章小结
第三章 硬件系统设计
    3.1 硬件组成
    3.2 抗干扰测试环境设计
        3.2.1 各部件参数
        3.2.2 覆盖率计算
    3.3 无线信号的硬件实现
        3.3.1 信号的调制
        3.3.2 信号的转发
        3.3.3 干扰信号的模拟
    3.4 无线信道的硬件实现
        3.4.1 SoFM模型仿真
        3.4.2 SoFM模型硬件实现
    3.5 本章小结
第四章 软件系统设计
    4.1 软件架构
    4.2 设备状态管理单元
        4.2.1 功能设计
        4.2.2 系统自检
        4.2.3 设备校准
    4.3 数据链信号及干扰场景模拟单元
        4.3.1 功能设计
        4.3.2 信号调制模块
        4.3.3 信道处理模块
    4.4 天线测量控制系统单元
        4.4.1 功能设计
        4.4.2 OpenGL三维场景
    4.5 抗干扰性能评估单元
        4.5.1 功能设计
        4.5.2 性能评估
    4.6 本章小结
第五章 系统实测及结果分析
    5.1 整体系统的实现
    5.2 系统测试项目
        5.2.1 模拟源信号、信道和干扰信号测试
        5.2.2 天线测量控制系统的控制测试
        5.2.3 抗干扰性能评估功能测试
        5.2.4 系统闭环工作功能测试
    5.3 测试结果分析
        5.3.1 模拟源信号、信道和干扰信号测试结果
        5.3.2 天线测量控制系统测试结果
        5.3.3 抗干扰性能评估功能测试结果
        5.3.4 系统闭环工作功能测试结果
    5.4 本章小结
第六章 总结与展望
    6.1 本文工作总结
    6.2 后续工作展望
参考文献
致谢
在学期间的研究成果及发表的学术论文

(5)航空通信中数字多模无线电台的调制技术研究(论文提纲范文)

摘要
Abstract
符号缩写汇总表
1.绪论
    1.1 研究背景和意义
    1.2 国内外研究现状
        1.2.1 国内外设备现状
        1.2.2 民航地空通信的发展历程
        1.2.3 地空数据链的四种模式
        1.2.4 未来的地空数据链模式
    1.3 课题来源
    1.4 课题的研究工作内容与论文框架
2.民航地空通信四种调制模式的研究
    2.1 幅度调制(AM)
    2.2 AM-MSK调制
    2.3 GFSK调制
    2.4 D8PSK调制
    2.5 本章小结
3.基于Multisim的调制方式实现
    3.1 AM调制的仿真
    3.2 AM-MSK调制的仿真
    3.3 GFSK调制的仿真
    3.4 D8PSK调制的仿真
    3.5 本章小结
4.数字多模调制单元的实现方案
    4.1 模拟发射机的结构
    4.2 数字发射机的结构
    4.3 数字调制单元的实现研究
    4.4 本章小结
5.数字多模调制单元的工程实现
    5.1 数字调制单元实现方案
        5.1.1 话音处理电路
        5.1.2 ARM处理电路
        5.1.3 数字调制电路
        5.1.4 PLL电路
        5.1.5 混频与VGA电路
        5.1.6 电源转换电路
    5.2 直接数字频率合成技术
    5.3 数字调制单元实物图与结果
        5.3.1 实物照片与结果
        5.3.2 杂散抑制方案一
        5.3.3 杂散抑制方案二
        5.3.4 杂散抑制方案三
        5.3.5 杂散抑制方案四
    5.4 本章小结
6.总结与展望
    6.1 全文总结
    6.2 未来工作展望
参考文献
个人简历、在学期间发表的学术论文和研究成果
致谢

(6)IFF应答接收机设计与实现(论文提纲范文)

摘要
abstract
第一章 绪论
    1.1 课题研究背景及意义
    1.2 国内外技术研究现状与发展
    1.3 本文研究内容与安排
第二章 应答接收机基本理论
    2.1 数字化接收机原理
    2.2 A/D转换基本原理
    2.3 数字下变频(DDC)
    2.4 直接数字频率合成技术
    2.5 CORDIC算法
    2.6 锁相环原理
        2.6.1 数字鉴相器
        2.6.2 数字环路滤波器
        2.6.3 数字控制振荡器
    2.7 本章小结
第三章 M5工作原理及相关算法
    3.1 M5模式工作方式
        3.1.1 第一级Mode5工作方式
        3.1.2 第二级mode5工作方式
        3.1.3 第三级mode5工作方式
        3.1.4 第四级Mode5工作方式
    3.2 M5的消息格式
        3.2.1 询问信号格式
        3.2.2 应答信号格式
    3.3 M5模式信号处理流程
        3.3.1 RS编码
        3.3.2 walsh扩频与解扩
    3.4 MSK信号原理
        3.4.1 相关系数与频谱特性
    3.5 本章小结
第四章 IFF应答接收机算法仿真
    4.1 应答接收机结构
    4.2 M5模式帧头检测算法
    4.3 M5模式中MSK信号的调制仿真
    4.4 M5模式中MSK信号的解调仿真
        4.4.1 非相干解调
        4.4.2 相干解调
    4.5 本章小结
第五章 接收机电路设计与实现
    5.1 硬件电路设计
    5.2 电路芯片选择
        5.2.1 FPGA芯片
        5.2.2 ADC芯片选择
        5.2.3 DDS芯片选择
    5.3 调制电路设计与实现
    5.4 解调电路设计与实现
    5.5 本章小结
第六章 总结与展望
    6.1 本文工作总结
    6.2 下一步工作的展望
致谢
参考文献

(8)基于DDS和PLL技术实现的L波段高码速率(16Mb/s)最小频移键控调制源(论文提纲范文)

1 MSK调制的基本原理、实现方式以及其关键技术指标EVM
2 DDS和锁相环技术的简单介绍
3 L波段16Mb/s码速率MSK调制信号源的设计与实现
    3.1锁相环电路的实现
    3.2 DDS电路以及FPGA控制电路的实现
    3.3系统同步的设计
4测试结果及指标分析
5结论

(9)基于DDS相位修正的MSK调制系统设计与实现(论文提纲范文)

摘要
Abstract
第一章 绪论
    1.1 研究目的及意义
    1.2 已有数字信号调制方式的分类及分析
        1.2.1 数字信号调制的分类
        1.2.2 数字信号调制的发展和分析
    1.3 MSK 信号调制系统发展现状
    1.4 论文的工作及章节安排
第二章 DDS 相位修正的 MSK 调制原理
    2.1 MSK 调制基本原理
        2.1.1 调制与解调
        2.1.2 二进制频移键控(2FSK)
        2.1.3 MSK 原理
        2.1.4 MSK 波形相位
        2.1.5 MSK 调制信号生成方法及其功率谱密度
        2.1.6 MSK 信号的特点
    2.2 基于 DDS 相位累加器地址修正方法产生 MSK 调制信号
        2.2.1 DDS 概述
        2.2.2 DDS 的技术特点
        2.2.3 基于 DDS 产生 MSK 调制系统流程
        2.2.4 基于 DDS 产生 MSK 调制系统算法实现
    2.5 本章小结
第三章 MSK 调制系统功能需求与分析
    3.1 系统功能需求
    3.2 系统功能分析
    3.3 本章小结
第四章 MSK 调制系统硬件设计与逻辑实现
    4.1 硬件平台构成
    4.2 逻辑实现
    4.3 本章小结
第五章 MSK 调制系统功能验证
    5.1 系统验证所需工具
    5.2 系统功能验证
    5.3 本章小结
第六章 总结与展望
致谢
参考文献
攻读硕士学位期间的研究成果

(10)基于FPGA的MSK调制解调器的研制(论文提纲范文)

中文摘要
Abstract
第1章 绪论
    1.1 前言
    1.2 本课题的主要研究内容与意义
        1.2.1 本课题的研究内容
        1.2.2 研究本课题的意义
第2章 研究所涉及的理论知识介绍
    2.1 直接频率合成技术(DDS)
        2.1.1 直接频率合成技术(DDS)的概述
        2.1.2 DDS 实现原理
    2.2 MSK 调制原理
        2.2.1 MSK 调制的概念
        2.2.2 MSK 调制的基本原理
        2.2.3 利用 DDS 原理设计 MSK 调制
    2.3 芯片的选择
        2.3.1 核心板芯片
        2.3.2 DA 转换芯片
    2.4 本章小结
第3章 系统的开发与设计
    3.1 MSK 调制系统硬件设计
        3.1.1 FPGA 核心板(EP1C6Q240C8)
        3.1.2 按键控制部分
        3.1.3 D/A 转换模块
        3.1.4 系统的硬件实物
    3.2 MSK 解调系统硬件设计
        3.2.1 滤波器电路的设计
        3.2.2 AGC 电路的设计
        3.2.3 移相电路的设计
    3.3 系统软件设计
        3.3.1 MSK 调制器的设计思路
        3.3.2 DSP Builder 设计流程
        3.3.3 建立 MSK 调制器模型
        3.3.4 在 QuartusⅡ下综合设计 MSK 调制器
    3.4 本章小结
第4章 系统仿真分析
    4.1 MSK 系统的 Matlab 仿真
    4.2 MSK 系统的 QuartusⅡ仿真
    4.3 MSK 解调仿真
    4.4 本章小结
第5章 实际系统应用验证
    5.1 系统指标测试及分析
        5.1.1 MSK 调制器的指标测试
        5.1.2 MSK 解调器的指标测试
        5.1.3 系统的性能分析
    5.2 本章小结
结论
参考文献
致谢

四、基于DDS技术的MSK调制(论文参考文献)

  • [1]基于FPGA的高级数字实验系统的设计与仿真[D]. 阙梦婕. 北京化工大学, 2019(06)
  • [2]基于DDS的高速任意信号发生器设计[D]. 李蓬勃. 北京交通大学, 2019(01)
  • [3]任意波形发生器中的采样率优选算法[D]. 陈瑜. 电子科技大学, 2019(01)
  • [4]无人机通信抗干扰性能测试系统的设计与实现[D]. 夏进. 南京航空航天大学, 2019(02)
  • [5]航空通信中数字多模无线电台的调制技术研究[D]. 潘星宇. 郑州大学, 2018(03)
  • [6]IFF应答接收机设计与实现[D]. 周翔. 电子科技大学, 2017(02)
  • [7]基于DDS的抗码间串扰滤波MSK调制器设计[J]. 刘青. 舰船电子对抗, 2015(03)
  • [8]基于DDS和PLL技术实现的L波段高码速率(16Mb/s)最小频移键控调制源[J]. 杨杰,杨光,孙敏,宋烨曦. 科学技术与工程, 2014(01)
  • [9]基于DDS相位修正的MSK调制系统设计与实现[D]. 邓鉴. 西安电子科技大学, 2014(11)
  • [10]基于FPGA的MSK调制解调器的研制[D]. 温海洋. 黑龙江大学, 2013(06)

标签:;  ;  ;  ;  ;  

基于DDS技术的MSK调制
下载Doc文档

猜你喜欢